јппаратные интерфейсы ѕ 


ћикросхемы асинхронных приемопередатчиков - часть 6


Х       1 Ч 2 стоп-бита (дл€ 5-битного кода стоп-бит будет иметь длину 1,5 бит).

¶†† Ѕиты [1:0] Ч SERIALDB (Serial Data Bits) Ч количество бит данных:

Х       00-5 бит;

Х       01-6 бит;

Х       10-7 бит;

Х       »-8 бит.


2.5. ћикросхемы асинхронных приемопередатчиков________________________ 67

MCR Ч регистр управлени€ модемом. Ќиже описано назначение бит регистра MCR.

¶     Ѕиты [7:5]=0 Ч зарезервированы.

¶     Ѕит 4 Ч LME (Loopback Mode Enable) Ч разрешение режима диагностики:

Х       0 Ч нормальный режим;

Х       1 Ч режим диагностики (см. ниже).

¶†† Ѕит 3 Ч IE (Interrupt Enable) Ч разрешение прерываний с помощью внешнего выхода OUT2; в режиме диагностики поступает на вход MSR. 7:

Х       0 Ч прерывани€ запрещены;

Х       1 Ч прерывани€ разрешены.

¶     Ѕит 2 Ч OUT1C (OUT1 Bit Control) Ч управление выходным сигналом 1 (не используетс€); в режиме диагностики поступает на вход MSR. 6.

¶     Ѕит 1 Ч RISC (Request To Send Control) Ч управление выходом RTS; в режиме диагностики поступает на вход MSR.4:

Х       0 Ч активен (-V);

Х       1 Ч пассивен (+V).

¶†† Ѕит 0 Ч DTRC (Data Terminal Ready Control) Ч управление выходом DTP; в ре­жиме диагностики поступает на вход MSR. 5:

Х       0 Ч активен (-V);

Х       1 Ч пассивен (+V).

LSR Ч регистр состо€ни€ линии (точнее, состо€ни€ приемопередатчика). Ќиже описано назначение бит регистра LSR.

¶     Ѕит ? Ч FIFOE (FIFO Error Status) Чошибка прин€тых данных в режиме FIFO (буфер содержит хот€ бы один символ, прин€тый с ошибкой формата, парите­та или обрывом).


Ќачало  Ќазад  ¬перед